LCoS(硅基液晶)芯片設(shè)計(jì)與應(yīng)用前瞻

4LCoS芯片研制策略與現(xiàn)代EDA技術(shù)
來源:投影時(shí)代 更新日期:2008-05-08 作者:佚名
內(nèi)容導(dǎo)航:  分頁瀏覽 | 全文瀏覽

4 LCoS芯片研制策略與現(xiàn)代EDA技術(shù)

由前面分析器件結(jié)構(gòu)及整個(gè)芯片的工作模式表明,LCoS芯片是一塊復(fù)雜的數(shù);旌想娐沸酒。這類電路的復(fù)雜性不僅要求同一條生產(chǎn)線能同時(shí)兼容數(shù)字和膜擬IC的生產(chǎn)工藝[6],更重要的是針對(duì)市場(chǎng)需要如何準(zhǔn)確、快速地設(shè)計(jì)出LCoS顯示芯片。對(duì)于前者有一定規(guī)模的現(xiàn)代半導(dǎo)體加工工廠都能相對(duì)容易地實(shí)現(xiàn),而后者很大程序上決定于將采用的EDA設(shè)計(jì)平臺(tái)。

所謂EDA是指以計(jì)算機(jī)為工作平臺(tái),融合了應(yīng)用電子技術(shù)、計(jì)算機(jī)技術(shù)、智能化技術(shù)最新成果而研制成的電子CAD通用軟件包,主要能輔助進(jìn)行三方面的設(shè)計(jì)工作:IC設(shè)計(jì)、電子電路設(shè)計(jì)以及PCB設(shè)計(jì)。我們將使用具備全定制設(shè)計(jì)功能的Cadence EDA設(shè)計(jì)工具,按照"自頂向下"的規(guī)則來設(shè)計(jì)LCoS芯片的版圖。

設(shè)計(jì)從行為級(jí)開始,首先確定LCoS芯片的功能、性能、允許的芯片面積和成本等。按著進(jìn)行結(jié)構(gòu)設(shè)計(jì),分化出盡可能簡(jiǎn)單的子系統(tǒng)。然后把各子系統(tǒng)間的邏輯關(guān)系轉(zhuǎn)換成電路圖,進(jìn)行電路邏輯設(shè)計(jì)和電路仿真,這期間要遵循標(biāo)準(zhǔn)5V-0.6μm-CMOS工藝設(shè)計(jì)規(guī)則,采用全定制方法研制LCoS芯片的基本單元庫。最后按照半定制設(shè)計(jì)流程綜合出整個(gè)LCoS芯片版圖。

 標(biāo)簽:
特別提醒:本文為原創(chuàng)作品,轉(zhuǎn)載請(qǐng)注明來源,翻版/抄襲必究!
廣告聯(lián)系:010-82755684 | 010-82755685 手機(jī)版:m.pjtime.com官方微博:weibo.com/pjtime官方微信:pjtime
Copyright (C) 2007 by PjTime.com,投影時(shí)代網(wǎng) 版權(quán)所有 關(guān)于投影時(shí)代 | 聯(lián)系我們 | 歡迎來稿 | 網(wǎng)站地圖
返回首頁 網(wǎng)友評(píng)論 返回頂部 建議反饋
快速評(píng)論
驗(yàn)證碼: 看不清?點(diǎn)一下
發(fā)表評(píng)論