東平DC2000系列純硬件拼接控制特點

來源:投影時代 更新日期:2006-12-15 作者:東平
內(nèi)容導航:  分頁瀏覽 | 全文瀏覽

     純硬件拼接控制器DC2000是在2006年推出的最新技術產(chǎn)品,產(chǎn)品以FPGA陣列為硬件基礎,采用并行高速圖形處理技術,實現(xiàn)了多路高速視頻信號的統(tǒng)一處理,從根本上取代插卡式拼接控制器,解決了VGA信號輸入數(shù)量受到限制的問題。產(chǎn)品主要特點如下:

一、獨創(chuàng)的FPGA硬件圖形并行處理技術
    FPGA(Field Programmable Gate Array),稱為現(xiàn)場可編程邏輯陣列,是最近新發(fā)展的硬件技術。FPGA芯片具有速度快,并行處理,功能靈活的特點,但芯片本身只是一個空白的硬件平臺,不具備任何功能,需要技術人員根據(jù)自己的要求對其進行硬件編程。DC2000的處理核心就是FPGA芯片陣列。
    系統(tǒng)具有高速信號處理技術,保證高分辨信號輸入輸出的實時處理。DC2000采用DDR技術作高速數(shù)據(jù)緩存,運用流水線技術,對高速信號進行分級順序處理,保證了信號的實時性。系統(tǒng)輸入標準分辨率可高達1600x1200x60Hz(需要預定),非標分辨率可以達到更高,并且保證每一禎都能夠?qū)崟r的處理完畢,輸入與輸出之間沒有時間拖延。在多單元顯示一路信號、一單元顯示多路信號、多單元多信號漫游疊加等情況下,顯示信號均無延遲。即便在所有輸入信號都漫游疊加在一起的極限情況下,所有信號一樣保持動態(tài)實時性。
    系統(tǒng)采用基于輸入端口的信號并行處理技術,有效的增加了輸入信號個數(shù)。系統(tǒng)通過芯片陣列,對高速圖形數(shù)據(jù)流進行逐級處理,每一路信號輸入都對應一列處理器。這樣就相當于很多處理器同時工作,做到數(shù)據(jù)的并行處理,極大的提高了系統(tǒng)運算速度。有效的是用并行處理技術使得數(shù)據(jù)得到分散處理,沒有了工控機單處理器的速度瓶頸,從而使得系統(tǒng)對輸入信號個數(shù)不敏感。就是說增加信號輸入個數(shù),并不增加系統(tǒng)的總體運算負擔,這樣系統(tǒng)就能夠接納多個高速信號。能夠有效的進行多路VGA/RGB信號輸入,是DC2000與普通插卡式工控機相比,最大的性能優(yōu)勢。
    系統(tǒng)屬于純硬件數(shù)據(jù)處理,沒有運行Windows和Linux操作系統(tǒng),不是一臺計算機,不需要營盤、光驅(qū)、顯卡等輔助設備。

1 2 3 4 5 下一頁
廣告聯(lián)系:010-82755684 | 010-82755685 手機版:m.pjtime.com官方微博:weibo.com/pjtime官方微信:pjtime
Copyright (C) 2007 by PjTime.com,投影時代網(wǎng) 版權所有 關于投影時代 | 聯(lián)系我們 | 歡迎來稿 | 網(wǎng)站地圖
返回首頁 網(wǎng)友評論 返回頂部 建議反饋
快速評論
驗證碼: 看不清?點一下
發(fā)表評論