東平DC2000系列純硬件拼接控制特點(diǎn)

來(lái)源:投影時(shí)代 更新日期:2006-12-15 作者:東平
內(nèi)容導(dǎo)航:  分頁(yè)瀏覽 | 全文瀏覽

     純硬件拼接控制器DC2000是在2006年推出的最新技術(shù)產(chǎn)品,產(chǎn)品以FPGA陣列為硬件基礎(chǔ),采用并行高速圖形處理技術(shù),實(shí)現(xiàn)了多路高速視頻信號(hào)的統(tǒng)一處理,從根本上取代插卡式拼接控制器,解決了VGA信號(hào)輸入數(shù)量受到限制的問(wèn)題。產(chǎn)品主要特點(diǎn)如下:

一、獨(dú)創(chuàng)的FPGA硬件圖形并行處理技術(shù)
    FPGA(Field Programmable Gate Array),稱為現(xiàn)場(chǎng)可編程邏輯陣列,是最近新發(fā)展的硬件技術(shù)。FPGA芯片具有速度快,并行處理,功能靈活的特點(diǎn),但芯片本身只是一個(gè)空白的硬件平臺(tái),不具備任何功能,需要技術(shù)人員根據(jù)自己的要求對(duì)其進(jìn)行硬件編程。DC2000的處理核心就是FPGA芯片陣列。
    系統(tǒng)具有高速信號(hào)處理技術(shù),保證高分辨信號(hào)輸入輸出的實(shí)時(shí)處理。DC2000采用DDR技術(shù)作高速數(shù)據(jù)緩存,運(yùn)用流水線技術(shù),對(duì)高速信號(hào)進(jìn)行分級(jí)順序處理,保證了信號(hào)的實(shí)時(shí)性。系統(tǒng)輸入標(biāo)準(zhǔn)分辨率可高達(dá)1600x1200x60Hz(需要預(yù)定),非標(biāo)分辨率可以達(dá)到更高,并且保證每一禎都能夠?qū)崟r(shí)的處理完畢,輸入與輸出之間沒(méi)有時(shí)間拖延。在多單元顯示一路信號(hào)、一單元顯示多路信號(hào)、多單元多信號(hào)漫游疊加等情況下,顯示信號(hào)均無(wú)延遲。即便在所有輸入信號(hào)都漫游疊加在一起的極限情況下,所有信號(hào)一樣保持動(dòng)態(tài)實(shí)時(shí)性。
    系統(tǒng)采用基于輸入端口的信號(hào)并行處理技術(shù),有效的增加了輸入信號(hào)個(gè)數(shù)。系統(tǒng)通過(guò)芯片陣列,對(duì)高速圖形數(shù)據(jù)流進(jìn)行逐級(jí)處理,每一路信號(hào)輸入都對(duì)應(yīng)一列處理器。這樣就相當(dāng)于很多處理器同時(shí)工作,做到數(shù)據(jù)的并行處理,極大的提高了系統(tǒng)運(yùn)算速度。有效的是用并行處理技術(shù)使得數(shù)據(jù)得到分散處理,沒(méi)有了工控機(jī)單處理器的速度瓶頸,從而使得系統(tǒng)對(duì)輸入信號(hào)個(gè)數(shù)不敏感。就是說(shuō)增加信號(hào)輸入個(gè)數(shù),并不增加系統(tǒng)的總體運(yùn)算負(fù)擔(dān),這樣系統(tǒng)就能夠接納多個(gè)高速信號(hào)。能夠有效的進(jìn)行多路VGA/RGB信號(hào)輸入,是DC2000與普通插卡式工控機(jī)相比,最大的性能優(yōu)勢(shì)。
    系統(tǒng)屬于純硬件數(shù)據(jù)處理,沒(méi)有運(yùn)行Windows和Linux操作系統(tǒng),不是一臺(tái)計(jì)算機(jī),不需要營(yíng)盤、光驅(qū)、顯卡等輔助設(shè)備。

廣告聯(lián)系:010-82755684 | 010-82755685 手機(jī)版:m.pjtime.com官方微博:weibo.com/pjtime官方微信:pjtime
Copyright (C) 2007 by PjTime.com,投影時(shí)代網(wǎng) 版權(quán)所有 關(guān)于投影時(shí)代 | 聯(lián)系我們 | 歡迎來(lái)稿 | 網(wǎng)站地圖
返回首頁(yè) 網(wǎng)友評(píng)論 返回頂部 建議反饋
快速評(píng)論
驗(yàn)證碼: 看不清?點(diǎn)一下
發(fā)表評(píng)論